篇一 :数字钟实验报告

  数字钟实验报告

课题名称:数字钟的设计与制作

组员:王庆刘盛清杨隽

姚琦邱健斌

姓名:

班级:电气信息I112

实验时间:

实验地点:

指导老师:             

目录

一、实验目的--------------------------------------------------------------------------------------------------------------3

二、实验任务及要求-----------------------------------------------------------------------------------------------------3

三、实验设计内容--------------------------------------------------------------------------------------------------------3

…… …… 余下全文

篇二 :数字钟实训报告

实验项目 数字钟设计与制作

一、设计指标

1. 显示时、分、秒。

2. 可以24小时制或12小时制。

3. 具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。

4. 具有正点报时功能,正点前10秒开始,蜂鸣器1秒响1秒停地响5次。(选做)

5. 为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。

二、设计方案

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字钟组成框图如图所示。

https://upload.fanwen118.com/wk-img/img100/2714637_1.jpg

1.晶体振荡器电路

晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用TTL门电路构成;另一类是通过CMOS非门构成的电路,本次设计采用了后一种。如图(b)所示,由CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。

…… …… 余下全文

篇三 :电子钟实训报告

课程设计说明书

课程名称: 数字电子技术课程设计

专业: 通信工程 班级:

姓名: 学号:

指导教师: 成绩:

完成日期: 20XX 年 1 月 12 日

任 务 书

摘 要

数字钟是用数字集成电路构成,用数码管显示的一种现代化计数器。它一般由振荡器、分频器、计数器、译码器、显示器、较时电路等部分组成,这些都是数字电路中应用最广的基本电路。振荡器和分频器构成组成标准秒信号发生器,不同进制的计数器、译码器和显示器组成计时系统,通过校时校时校分电路实现对时、分的校准。数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。

关键词:电子钟 数码管 PMOS集成电路

目录

1 电子元件的焊接技术 1

1.1 焊接工具和材料 1

1.1.1 电烙铁 1

1.1.2 焊料 1

1.1.3 助焊剂 1

1.2 手工焊接方法 2

1 .2.1 焊接操作姿势 2

1.2.2 电烙铁拿法 2

1.2.3 操作步骤 2

…… …… 余下全文

篇四 :数字电子时钟实验报告

华大计科学院

数字逻辑课程设计说明书

题目: 多功能数字钟

专业: 计算机科学与技术

班级: 网络工程1班

***

学号: ****

完成日期: 20XX-9

一、设计题目与要求

设计题目:多功能数字钟

设计要求:

1.准确计时,以数字形式显示时、分、秒的时间。

2.小时的计时可以为“12翻1”或“23翻0”的形式。

3.可以进行时、分、秒时间的校正。

二、设计原理及其框图

1.数字钟的构成

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路。图 1 所示为数字钟的一般构成框图。

https://upload.fanwen118.com/wk-img/img100/3679805_1.jpg

图1 数字电子时钟方案框图

⑴多谐振荡器电路

多谐振荡器电路给数字钟提供一个频率1Hz 的信号,可保证数字钟的走时准确及稳定。

⑵时间计数器电路

时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成。其中秒个位和秒十位计数器、分个位和分十位计数器为60 进制计数器。而根据设计要求,时个位和时十位计数器为24 进制计数器。

⑶译码驱动电路

译码驱动电路将计数器输出的8421BCD 码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。

…… …… 余下全文

篇五 :单片机2实训报告数字钟

桂林电子科技大学职业技术学院

单片机实训Ⅱ报告

数字钟

学院(系): 电子信息工程系

专 业: 电子信息工程技术

学 号: ***

学生姓名: ***

指导教师: **

目 录

摘 要...................................................................1

1 绪论...................................................................3

2 课题背景...............................................................3

2.1设计任务与要求.......................... .............................3

2.2设计目的...............................................................3

2.2.1设计题目的概述.......................................................3

…… …… 余下全文

篇六 :数字钟实验报告

实  验  报  告

实验名称:    数字钟设计制作          

学生姓名:                             

    号:                             

专业班级:    电气信息类I096       

…… …… 余下全文

篇七 :数字钟实验报告

数字钟设计实验报告

实习内容:□

实习形式:□

学生姓名:

学 号:专业班级:

实习单位:

实习时间:

认识实习(社会调查) □ 教学实习(□生产□临床□劳动) □ 毕业实习 集中 □ 分散 彭云 6100209071 信息工程学院电气信息I类092班 南昌大学 2010.11—2011.1 2011年1月 日

目录

一、实验目的 ............................................................................................ 3

二、实验任务及要求 ................................................................................ 3

三、主要工具及附加材料: .................................................................... 4

…… …… 余下全文

篇八 :数字电子钟设计实训报告

四川机电职业技术学院设计报告书

数字电子钟的设计

【摘要】

本系统由晶体振荡器、分频器、计数器、译码器、七段译码显示器和校准、报时电路组成,采用了CMOS或TTL系列(双列直插式)中小规模集成芯片。总体方案设计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元电路设计,总体安装、制作及调试。数字钟是一种计时装置,不仅能替代指针式钟表,还可以运用到定时控制、自动计时及时间程序控制等方面,应用广泛。

【关键词】

石英晶振、分频器、计数器、译码器、七段译码显示器、校准、整点报时。

第一章 数字电子钟总体方案

1.1 数字电子钟总体方案的确定

数字电子钟组成一般由振荡器、分频器、计数器、译码器及显示器等几部分组成。石英振荡器产生的时标信号送到分频器,分频电路将时标信号分成秒脉冲,秒脉冲送入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数器电路实现,“分“的显示电路与“秒”相同。“时”的显示由两极计数器和译码器组成的二十四进制计数器电路实现。

秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态0进行七段显示译码器译码,通过六位七段译码显示器显示出来。整点报时电路根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。校时电路时用来对“时”、“分”显示数字进行校对调整的。

…… …… 余下全文